LVDS 스크린 케이블 인터페이스 분류와 신호 전송 원리

March 31, 2022

1. LVDS LCD 스크린 라인 인터페이스 분류
1. 한 개의 6 비트 LVDS
이 인터페이스 회로에서, 각각 단일 채널 전송이 채택되고, 기본 컬러 신호가 6 BIT 데이터, 총 18 비트 RGB 데이터를 사용하으므로 그것은 또한 18개 비트 또는 18개 비트 LVDS 인터페이스로 불립니다.
2. 듀얼 6 비트 LVDS
이 인터페이스 회로에서, 양방향전송은 채택되고 각각 기본 컬러 신호가 36개 비트 또는 36개 비트라고 불리는 홀수 데이터가 18개 비트이 그래서, 이븐 데이터가 18개 비트와 RGB 데이터의 총 36 비트이 그래서, 그것이 또한 있는 6 BIT 데이터를 사용합니다. LVDS는 조화시킵니다.
3. 한 개의 8비트 LVDS
이 인터페이스 회로에서, 단일 채널 전송은 채택되고 각각 기본 컬러 신호가 총 24 비트 RGB 데이터로, 8비트 데이터를 채택합니다. 그러므로, 그것은 또한 24개 비트 또는 24개 비트 LVDS 인터페이스로 불립니다.

4. 듀얼 8비트 LVDS
이 인터페이스 회로에서, 양방향전송은 채택되고 각각 기본 컬러 신호가 48개 비트 또는 48개 비트라고 불리는 홀수 데이터가 24개 비트이 그래서, 이븐 데이터가 24개 비트와 RGB 데이터의 총 48 비트이 그래서, 그것이 또한 있는 데이터를 8비트를 사용합니다. LVDS는 조화시킵니다.

2, 공통 LVDS LCD 스크린 라인 인터페이스 정의
D6L (한 개의 6 비트 LVDS) : 15가 조금씩 움직이는) 14 핀 플러그, 20 핀 플러그, 14개 칩 플러그, 30개 칩 플러그 (화면 위의 100 오옴부하 저항기의 수가 디스플레이 기판은 4입니다), 주로 노트북 LCD 스크린 (12 인치,)를 위한,
D8L (한 개의 8비트 LVDS) : 20 핀 플러그 (5 100 오옴) (15 인치)
S6L (듀얼 6 비트 LVDS) : 20 핀 플러그, 30 핀 플러그, 30 핀 플러그 (8 100 오옴) (14 인치,)
S8L (듀얼 8비트 LVDS) : 30 핀 플러그, 30개 칩 플러그 (10 100 오옴부하 저항기) (,, 21 인치)

단말기 : DF19-20P
특징 : ①Pin1-2 전력은 늘어섭니다, Pin3-4가 접지 라인입니다.
LVDS 신호라인의 ②5 집단.
인터페이스 정의 : 1-2 권력 ; 3-4 : 땅 ; 5-6 그룹 1 ; 7는 비어있습니다 ; 8-9 그룹 2 ; 10 땅 ; 11-12 : 그룹 3 ; 13 땅 ; 14-15 그룹 4 그룹 ; 비어 있는 16 ; 17-18 그룹 5, 19-20은 비어있습니다. 신호라인의 각 그룹 사이의 저항은 (디지털 계기 동안 약 120 오옴) 입니다

단말기 : FIX30P.
특징 : ①Pin1-3 전원 코드.
신호라인의 ②8 집단.
인터페이스 정의 : 1-3 권력 ; 비어 있는 4-7 ; 8-9 : 그룹 1 ; 10 흑피 강선 ; 11-12 그룹 2 ; 13 검정색 ; 14-15 그룹 3 ; 비어 있는 16 ; 17-18 그룹 4 그룹 ; 비어 있는 19 ; 20-21 그룹 5 ; 비어 있는 22 ; 23-24 제육족 ; 비어 있는 25 ; 26-27 그룹 7 ; 비어 있는 28 ; 29-30 그룹 8. 신호라인의 각 그룹 사이의 저항은 (디지털 계기 동안 약 120 오옴) 입니다

단말기 : FIX30P.
특징 : ①Pin1-3 전원 코드.
신호라인의 ②10 집단.
인터페이스 정의 : 1-3 권력 ; 비어 있는 4 ; 비어 있는 5 ; 비어 있는 6 ; 7 땅 ; 8R0- ; 9R0+ ; 10R1- ; 11R1+ ; 12R2- ; 13R2+ ; 14 땅 ; 15CLK- ; 16CLK+ ; 20RB0- ; 21RB0+ ; 22RB1- ; 23RB1+ ; 24 땅 ; 25RB2- ; 26RB2+ ; 27CLK2- ; 28CLK2+ ; 29RB3- ; 30RB3+
3. 칩을 보내는 LVDS LCD 화면 주사선에 대한 도입
칩을 보내는 전형적인 LVDS는 4채널, 5채널과 10 채널 타입으로 분할되며, 그것이 간략하게 아래 도입됩니다.
1. 4채널 LVDS 송신기 칩
형태 1은 4채널 LVDS 송신기 칩의 내부 블록 다이어그램을 보여줍니다. 세개의 데이터 신호 (RGB, 데이터 실행 드, 라인 동기화 신호 HS, 수직 동기 신호 VS를 포함하여) 채널과 클럭 신호 전송 채널을 포함합니다.

주로 송출 칩이 익숙한 4 채널 LVDS는 6 비트 엘시디 판넬을 운전합니다. 4채널 LVDS 송출 칩을 사용하는 것 단일 채널 6 비트 LVDS 인터페이스 회로와 이상한 / 균일한 듀얼-채널 6 비트 LVDS 인터페이스 회로를 형성할 수 있습니다.
2. 5채널 LVDS 송신기 칩
형태 2는 5채널 LVDS 송신기 칩 (DS90C385)의 내부 블록 다이어그램을 보여줍니다. 네개의 데이터 신호 (RGB, 데이터 실행 드, 라인 동기화 신호 HS, 수직 동기 신호 VS를 포함하여) 채널과 클럭 신호 전송 채널을 포함합니다.

주로 송출 칩이 익숙한 5채널 LVDS는 8비트 엘시디 판넬을 운전합니다. 주로 송출 칩이 익숙한 5채널 LVDS는 단일 채널 8비트 LVDS 인터페이스 회로와 여분 / 균일한 듀얼-채널 8비트 LVDS 인터페이스 회로를 형성합니다.
3. 10 채널 LVDS 송신기 칩
형태 3은 10 채널 LVDS 송신기 칩 (DS90C387)의 내부 블록 다이어그램을 보여줍니다. 여덟개의 데이터 신호 (RGB, 데이터 실행 드, 라인 동기화 신호 HS, 수직 동기 신호 VS를 포함하여) 채널과 두개의 클럭 신호 전송 채널을 포함합니다.

주로 송출 칩이 익숙한 10 채널 LVDS는 8비트 엘시디 판넬을 운전합니다. 주로 송신 칩이 익숙한 10 채널 LVDS는 여분 / 균일한 듀얼-채널 8bitLVDS 인터페이스 회로를 형성합니다.
칩을 보내는 10 채널 LVDS에서, 두 클럭 펄스 다중은 설정됩니다, 이것의 목적이 LVDS 수신 칩의 다른 유형에 적응하기 위해 더욱 탄력적이라고 있습니다. LVDS 수신 회로가 또한 10 채널 LVDS 수신 칩을 사용할 때, 그것은 단지 한 채널의 클럭 신호를 사용할 필요가 있습니다 ; LVDS 수신 회로가 두개 5채널 LVDS 수신 칩을 사용할 때, 10 채널 LVDS 전송 칩은 각각 LVDS 수신 칩을 위해 사용될 필요가 있습니다. 칩은 분리된 클럭 신호를 제공합니다.